Skip to:Content
|
Bottom
Cover image for A VLSI computing structure array processor
Title:
A VLSI computing structure array processor
Personal Author:
Publication Information:
Kuala Lumpur : Universiti Teknologi Malaysia, 1993
Physical Description:
viii, 142 p. : ill. : 30 cm.
General Note:
Supervisor : Prof. Madya Harun Ismail

Loan in microfilm form only : MFL 8392 ra
Abstract:
Adalah didapati bahawa terdapat banyak permasalahan saintifik dan kejuruteraan memerlukan kebolehan pemprosesan tingkat di mana kebolehan ini tidak diatasi oleh istem pemproses lazim. Pada masa ini, senibina komputer berasaskan satu pemprosesan dan teknik-teknik pemprosesan siri telah gagal untuk emenuhi permintaan meningkat bagi pemprosesan berkeupayaan laju. Kini, kelarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Kini, keselarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Banyak kemajuan utama dalam senibina komputer dan teknik pemprosesan telah dicapai. Lantaran itu, sistem pemprosesan selari telah dicipta. Sistem pemprosesan selari berkebolehan menyampaikan keluaran dalam amsa yang lebih singkat, dan juga mengurangkan ruang, penggunaan kuasa dan kos. dalam projek ini, kajian mengenai pemprosesan selaridan struktur pemprosesan VLSI telah dijalankan. Ia dimulakan dengan kajian teori ke atas pemprosesan selari. Ini termasuk kajian mengenai masalah-masalah yang menyebabkan perlunya pemprosesan selari, senibina komputer, keselarian, pengkelasan pemproses selari, VLSI dan pemprosesan selari, isu-isu kekjuruteraan perisian dalamppemprose4san selari, dan lain-lain. Kemudian, idea penggunaan pemprosesan selari dilaksanakan dalam satu struktur pemprosesan tatasusun systolic VLSI untuk pengiraan pelingkaran. teknik graf aliran isyarat, iaitu sejenis penyataan algoritma secara terus yang menyerupai rekabentuk peringkat perkakasan, telah digunakan untuk mendapatkan keselarian dari pemetaan algoritma keatas struktur tatasusun itiu. Satu alat rekabentuk terbantu komputer telah digunakan untuk mengautomasikan sistesis dan langkah-langkah pengesahan dalam rekabentuk system VLSI itu. Senibina systolic itu adalah bersesuaian bagi pemprosesan kiraan terbatas. Dengan memastikan pe,prosesan berblang setiap pencapaian ingatan, rekabentuk tatasusun systolic dapat menyelesaikan masalah cerutan jalur msukan/keluaran (sebenarnya ingatan). Ia mempertingkatkan kelajuan pengiraan pelingkaran yang kiraan terbatas tanpa menambah permintaan masukan/keluaran, dan memncapai celusan pemprosesan yang tinggi. rekabentuk itu juga mencapai satu taraf kemodularan dan kenalaran yang tinggi akibat dari penggunaan cuma beberapa jenis elemen pemprosesan yang ringkas dan seragam. Selain daripada itu, corak sambungan tempatan dan nalar yang dicapai mengelakkan penyambungan wayar jarak jauh dan tidak nalar. I mendatangkan komunikasi sejagat yang minimum, dan kekompleksan litar dapat dikurangkan. Dengan sifat-sifat kemodularan, kenalaran, penyambungan wayar tempatan, keolehan talian pempaipkan, penyegerakan tinggi, tatasusun systolic adalah amat sesuai untuk perlaksanaan VLSI. Pada akhir laporan ini, beberapa cadangan untuk kerja pembangunan project masa depan dibuat.
Added Author:
Added Corporate Author:
DSP_DISSERTATION:
Thesis (Sarjana Kejuruteraan (Elektrik)) - Universiti Teknologi Malaysia, 1993

Available:*

Library
Item Barcode
Call Number
Material Type
Item Category 1
Status
Searching...
30000002654725 TK7874.75.L64 1993 raf Closed Access Thesis UTM Master Thesis (Closed Access)
Searching...

On Order

Go to:Top of Page